【課程資訊】Xilinx賽靈思-人工智慧(AI)實作系列課程 招生中!
活動日期 / Date:
2022/05/20 09:00 ~ 2022/06/24 16:30
活動內容 / Event Details:
※課程資訊:
項次 | 時間 | 課程 | 費用 |
1 | 5/20(五)、5/27(五) 2天,共12小時 | FPGA實作開發 | 早鳥價$4,500元 (課程原價$10,000元) |
2 | 6/17(五)、6/24(五) 2天,共12小時 | Xilinx Vitis實作開發 | 早鳥價$6,500元 (課程原價$12,000元) |
※課程大綱:
FPGA實作開發 (含開發板實作) | Xilinx Vitis實作開發 (含開發板實作) |
Day 1:課程著重在嵌入式系統(SoC)設計的開發流程。除介紹SoC架構,實作部分搭配FPGA的設計流程,使用網路的應用範例建置嵌入式系統設計的開發。 1.介紹嵌入式系統設計 實驗一:硬體設計 2.Zynq架構將嵌入式系統擴展到FPGA 實驗二:建置嵌入式系統擴展到FPGA 3.嵌入式系統連結IP的配置 實驗三:建置嵌入式系統擴展到FPGA,增加自定義的IP 實驗四:嵌入式系統設計創建網路應用的開發設計流程 Day 2:課程進展到下一代嵌入式系統(MPSoC)設計。除介紹MPSoC架構,實作部分搭配最新的AI影像平台KV260,輕鬆實現AI視覺應用。 1. 介紹嵌入式系統MPSoC設計,Kria System on Module (SOM)及KV260AI影像平台 實驗一:快速啟動KV260 2.利用Vitis AI tool建立自定義AI模型 實驗二:Customizing the AI Models 3. 介紹KV260加速應用及建立HW & SW設計元件 4. 介紹Vitis影像分析SDK | Day 1:課程講授Xilinx最新Vitis平台,介紹應用程式如何利用OpenCL做硬體平行運算加速,改善軟體瓶頸限制,利用整合性平台Vitis做軟體上的開發設計包含profiling、debug、design kernel達到硬體加速的目的。 1.介紹Alveo Vitis AI開發平台架構 實驗一:Vitis AI工具設計流程 2.概述Vitis AI工具集及硬體加速IP建構流程 3.介紹AI應用程式 實驗二:TestFlow範例實作 Day 2:課程主要介紹Alveo Vitis HLS開發平台的架構及開發流程,如何使用Xilinx Vitis Unified Software platform及AI library,開發AI 相關應用程式,同時介紹如何利用Deep Learning Processing Unit(DPU)應用在Xilinx Zynq系列產品。 1. Vitis HLS系統架構介紹 實驗一:Vitis HLS工具設計流程 2. 介紹加速硬體實現流程設計建構方法 3. 介紹Vitis Accelerated Library參考程式庫 實驗二: 影像處理範例實作 |
1. 招收對象:任職於智慧電子相關領域之企業在職人士為主。(主辦單位保留資格審核權,報名後將由專人通知)
2. 課程費用:
◆FPGA實作開發:早鳥價$4,500元,原價$10,000元/人
◆Xilinx Vitis實作開發:早鳥價$6,500元,原價$12,000元/人
3. 注意事項:
² 本課程學員需自備筆電(請確認具備USB插槽,可連接網路及使用瀏覽器)。
² 課程結束後需歸還主辦單位開發板設備。
² 請務必詳實填寫聯絡電話與電子郵件,以通知課程訊息。
² 主辦單位保留延期、調整或取消課程之權利。
² 結訓學員應配合經濟部工業局培訓後電訪調查。
² 請註明服務機關之完整抬頭,以利開立收據;未註明者,將開立個人抬頭,恕不更換發票。
² 課程培訓期間將不退費。
活動時間地點 / Time Slots:
場次名稱 / Event |
日期 / Date |
地址 / Address |
報名費用及截止日期 / Registration Info:
場次 / Session |
費用說明 / Cost |
報名時間 / Registration Period |
人數限制 / Max of Attendants |
活動聯絡人 / Contact Us:
孫小姐
clarisasun@iii.org.tw
02-2705-0076 ext. 220
張小姐 miachang@iii.org.tw 02-27050076 #205
議程:
- 主辦單位保留本活動議程及講師變更之權利。
- 活動內容請以MIC Events網站為主。